Desarrollo de un analizador lógico de 8 bits en lenguaje C y utilizando el puerto paralelo

dc.contributor.advisorBarrios Rodríguez, Juan Pablo
dc.contributor.authorBernard Dodds, Curtis
dc.coverage.spatial1016432en_US
dc.date.accessioned2016-06-07T14:22:10Z
dc.date.available2016-06-07T14:22:10Z
dc.date.issued2003-06-21
dc.description.abstractEn el presente trabajo se realiza un estudio de los analizadores lógicos, tanto desde el punto de vista de sus características principales, como de su disponibilidad en el mercado. Este estudio permitió elegir, como respuesta a las necesidades estudiantiles de laboratorios reales de Electrónica Digital, el diseño de un analizador lógico: LA8bits que, utilizando un mínimo de recursos, permite convertir el display del ordenador en un analizador de señales digitales en número de 8 bits y con valores de muestreo de la señal de hasta 10 KHz. Para la realización de este programa se utilizó el lenguaje C (Borland C) y el ensamblador para procesadores Intel. La frecuencia de muestreo se obtiene de la reprogramación de la subrutina de atención a interrupción del tick del timer del ordenador. El puerto paralelo se redefine en modo bidireccional para el muestreo y proyección a bajo nivel de las 8 señales del puerto de datos paralelo. Por último se proponen un conjunto de prácticas que, utilizando este instrumento, facilitan el desarrollo de las habilidades prácticas de los estudiantes.en_US
dc.description.sponsorshipFacultad de Ingeniería Eléctrica. Departamento de Electrónica y Telecomunicacionesen_US
dc.description.statusnon-publisheden_US
dc.identifier.urihttps://dspace.uclv.edu.cu/handle/123456789/5726
dc.language.isoesen_US
dc.publisherUniversidad Central "Marta Abreu" de Las Villasen_US
dc.rightsEste documento es Propiedad Patrimonial de la Universidad Central “Marta Abreu” de Las Villas.Los usuarios podrán hacer uso de esta obra bajo la siguiente licencia: CreativeCommons: Atribución-No Comercial-Compartir Igual 4.0 Licenseen_US
dc.subjectElectrónica Digitalen_US
dc.subjectAnalizador Lógico de 8 Bitsen_US
dc.subjectAncho de Bandaen_US
dc.titleDesarrollo de un analizador lógico de 8 bits en lenguaje C y utilizando el puerto paraleloen_US
dc.typeThesisen_US
dc.type.thesisbacheloren_US

Archivos

Bloque original
Mostrando 1 - 1 de 1
Cargando...
Miniatura
Nombre:
Curtis Bernard Dodds.pdf
Tamaño:
594.84 KB
Formato:
Adobe Portable Document Format
Bloque de licencias
Mostrando 1 - 1 de 1
No hay miniatura disponible
Nombre:
license.txt
Tamaño:
3.33 KB
Formato:
Item-specific license agreed upon to submission
Descripción: