Verificación de Modelos de los algoritmos DES, 3DES y AES descritos en VHDL
| dc.contributor.advisor | Orozco Crespo, Erisbel | |
| dc.contributor.author | Valdivia González, Fernando | |
| dc.coverage.spatial | 1016432 | en_US |
| dc.date.accessioned | 2015-06-11T14:42:24Z | |
| dc.date.available | 2015-06-11T14:42:24Z | |
| dc.date.issued | 2013-06-25 | |
| dc.description.abstract | El presente trabajo de diploma aborda el tema de los sistemas criptográficos, específicamente su realización en hardware lógico programable. En principio, el informe presenta los fundamentos de los sistemas criptográficos estandarizados más importantes: DES, 3DES y AES. En el marco teórico también se presentaron fundamentos sobre los dispositivos lógicos programables, como parte de un estudio que fue hecho sin un nivel de especialización alto en el tema. El informe aborda la metodología recomendada por Xilinx para el desarrollo de un proyecto. Fueron seleccionados tres proyectos obtenidos a partir de la búsqueda bibliográfica, para su caracterización y análisis. La caracterización de cada uno por separado es presentada en el informe, así como su montaje en Xilinx ISE y la simulación con su respectivo análisis. Las tres variantes funcionaron apropiadamente, no sin antes llevar a cabo un proceso de desarrollo que involucró la creación de nichos de pruebas o la modificación de los que aportaban los autores de los modelos. El trabajo de diploma sienta las bases para futuras realizaciones de estos modelos en kits de desarrollo de Xilinx. | en_US |
| dc.description.sponsorship | Facultad de Ingeniería Eléctrica. Departamento de Electrónica y Telecomunicaciones | en_US |
| dc.description.status | non-published | en_US |
| dc.identifier.uri | http://hdl.handle.net/123456789/752 | |
| dc.language.iso | es | en_US |
| dc.publisher | Universidad Central “Marta Abreu” de Las Villas | en_US |
| dc.rights | Este documento es Propiedad Patrimonial de la Universidad Central ¨Marta Abreu¨de Las Villas. El autor o autores conservan los derechos morales que como tal le son reconocidos por la Legislación vigente sobre Derecho de Autor. Los distintos Usuarios podrán copiar, distribuir, comunicar públicamente la obra y hacer obras derivadas; bajo las condiciones siguientes: 1. Reconocer y citar al autor original. 2. No utilizar la obra con fines comerciales. 3. No realizar modificación alguna a la obra. 4. Compartir aquellos productos resultado del uso de la obra bajo la misma licencia de esta. 5. Los Usuarios pueden reutilizar los metadatos en cualquier medio sin autorización previa, siempre que los propósitos de su utilización sean sin ánimo de lucro y se provea el Identificador OAI, un enlace al registro de metadatos original, o se haga referencia al repositorio de donde han sido extraídos. | en_US |
| dc.subject | Sistemas Criptográficos | en_US |
| dc.subject | Modelos de los Algoritmos | en_US |
| dc.subject | Modelo de Algoritmo DES | en_US |
| dc.subject | Modelo de Algoritmo 3DES | en_US |
| dc.subject | Modelo de Algoritmo AES | en_US |
| dc.subject | Hardware Lógico Programable | en_US |
| dc.title | Verificación de Modelos de los algoritmos DES, 3DES y AES descritos en VHDL | en_US |
| dc.type | Thesis | en_US |
| dc.type.thesis | bachelor | en_US |
Archivos
Bloque original
1 - 1 de 1
Cargando...
- Nombre:
- Fernando Valdivia González.pdf
- Tamaño:
- 1.18 MB
- Formato:
- Adobe Portable Document Format
Bloque de licencias
1 - 1 de 1
Cargando...
- Nombre:
- license.txt
- Tamaño:
- 3.33 KB
- Formato:
- Item-specific license agreed upon to submission
- Descripción: