Desarrollo de prácticas de laboratorio para diseño digital VLSI, utilizando estrategias de diseño moderno con ISE Xilinx 14.7 y Matlab 2013ª

dc.contributor.advisorBarrios Rodríguez, Juan Pablo
dc.contributor.authorRuiz Calcines, José David
dc.coverage.spatial1016432en_US
dc.date.accessioned2017-10-16T18:11:00Z
dc.date.available2017-10-16T18:11:00Z
dc.date.issued2017-06-20
dc.description.abstractEn el presente Trabajo de Diploma se da continuidad a los objetivos de perfeccionamiento de la disciplina Electrónica, en particular de las asignaturas relacionadas con la Electrónica Digital y el Diseño Digital VLSI, al proponerse como objetivo asimilar la tecnología y la estrategia de diseño de sistemas digitales basados en FPGA para aplicarlos en la enseñanza del pregrado de la carrera de Telecomunicaciones y Electrónica. Como resultados del mismo se pudo documentar un conjunto de módulos que se acoplan al kit Digilent Nexys 3 y desarrollar un grupo de prácticas a incorporar en la asignatura “Diseño Digital VLSI” que se imparte en esta carrera. En todos los diseños se integra la estrategia de trabajo con las herramientas ISE Xilinx 14.7, Matlab/Simulink Xilinx System Generator 2013ª, que permite familiarizar a los estudiantes con las técnicas y métodos de diseño de alto nivel de descripción actuales.en_US
dc.description.statusnon-publisheden_US
dc.identifier.urihttps://dspace.uclv.edu.cu/handle/123456789/7989
dc.language.isoesen_US
dc.publisherUniversidad Central "Marta Abreu" de Las Villas, Facultad de Ingeniería Eléctrica, Departamento de Electrónica y Telecomunicacionesen_US
dc.rightsEste documento es Propiedad Patrimonial de la Universidad Central “Marta Abreu” de Las Villas.Los usuarios podrán hacer uso de esta obra bajo la siguiente licencia: CreativeCommons: Atribución-No Comercial-Compartir Igual 4.0 Licenseen_US
dc.subjectPrácticas de laboratorioen_US
dc.subjectDiseño de sistemas digitalesen_US
dc.subjectISE Xilinx 14.7en_US
dc.subjectMatlab 2013ªen_US
dc.titleDesarrollo de prácticas de laboratorio para diseño digital VLSI, utilizando estrategias de diseño moderno con ISE Xilinx 14.7 y Matlab 2013ªen_US
dc.typeThesisen_US
dc.type.thesisbacheloren_US

Archivos

Bloque original

Mostrando 1 - 1 de 1
Cargando...
Miniatura
Nombre:
José David Ruiz.pdf
Tamaño:
2.18 MB
Formato:
Adobe Portable Document Format

Bloque de licencias

Mostrando 1 - 1 de 1
Cargando...
Miniatura
Nombre:
license.txt
Tamaño:
3.33 KB
Formato:
Item-specific license agreed upon to submission
Descripción: