Realización de Codificadores y Decodificadores Convolucionales en Hardware Lógico Programable

dc.contributor.advisorOrozco Crespo, Erisbel
dc.contributor.authorGonzález Rivera, Rafael
dc.coverage.spatial1016432en_US
dc.date.accessioned2015-06-16T13:57:40Z
dc.date.available2015-06-16T13:57:40Z
dc.date.issued2013-06-25
dc.description.abstractEn el presente informe se recoge el desarrollo de una tarea, que consiste en la realización de codificadores y decodificadores convolucionales en una FPGA de Xilinx. La idea surge debido a la necesidad de estudiar temas referidos al hardware lógico programable, ya que existe una tendencia actual al desarrollo de diversas aplicaciones en los dispositivos FPGAs. Se une este tema a las comunicaciones digitales por medio de los códigos convolucionales, que son un método de corrección de errores que se usa en gran medida en los sistemas modernos de comunicación. Para la ejecución de este proyecto se realizó una investigación sobre las principales características de los codificadores convolucionales, la decodificación mediante el algoritmo de Viterbi, los dispositivos FPGAs actuales y los softwares Xilinx ISE y Matlab/Simulink. También se describen algunas de las principales formas de generar automáticamente códigos VHDL. Una de estas formas, basada en el Simulink HDL coder, se implementa en un FPGA de Xilinx.en_US
dc.description.sponsorshipFacultad de Ingeniería Eléctrica. Departamento de Electrónica y Telecomunicacionesen_US
dc.description.statusnon-publisheden_US
dc.identifier.urihttp://hdl.handle.net/123456789/944
dc.language.isoesen_US
dc.publisherUniversidad Central “Marta Abreu” de Las Villasen_US
dc.rightsEste documento es Propiedad Patrimonial de la Universidad Central ¨Marta Abreu¨de Las Villas. El autor o autores conservan los derechos morales que como tal le son reconocidos por la Legislación vigente sobre Derecho de Autor. Los distintos Usuarios podrán copiar, distribuir, comunicar públicamente la obra y hacer obras derivadas; bajo las condiciones siguientes: 1. Reconocer y citar al autor original. 2. No utilizar la obra con fines comerciales. 3. No realizar modificación alguna a la obra. 4. Compartir aquellos productos resultado del uso de la obra bajo la misma licencia de esta. 5. Los Usuarios pueden reutilizar los metadatos en cualquier medio sin autorización previa, siempre que los propósitos de su utilización sean sin ánimo de lucro y se provea el Identificador OAI, un enlace al registro de metadatos original, o se haga referencia al repositorio de donde han sido extraídos.en_US
dc.subjectCodificadores Convolucionalesen_US
dc.subjectDecodificadores Convolucionalesen_US
dc.subjectComunicaciones Digitalesen_US
dc.subjectCódigos Convolucionalesen_US
dc.subjectSistemas de Comunicaciónen_US
dc.subjectHardware Lógico Programableen_US
dc.titleRealización de Codificadores y Decodificadores Convolucionales en Hardware Lógico Programableen_US
dc.typeThesisen_US
dc.type.thesisbacheloren_US

Archivos

Bloque original
Mostrando 1 - 1 de 1
Cargando...
Miniatura
Nombre:
Rafael González Rivera.pdf
Tamaño:
2.3 MB
Formato:
Adobe Portable Document Format
Bloque de licencias
Mostrando 1 - 1 de 1
No hay miniatura disponible
Nombre:
license.txt
Tamaño:
3.33 KB
Formato:
Item-specific license agreed upon to submission
Descripción: